kernel: update 3.10 to 3.10.2
[openwrt.git] / target / linux / ramips / patches-3.10 / 0010-MIPS-ralink-add-spi-clock-definition-to-mt7620a.patch
index ebb58980f7ef7f4ed4f985d35e1d7afdf93c6e1d..f768942fd1e8b095724b47f9e30b491657ca1f70 100644 (file)
@@ -8,8 +8,6 @@ Signed-off-by: John Crispin <blogic@openwrt.org>
  arch/mips/ralink/mt7620.c |    1 +
  1 file changed, 1 insertion(+)
 
-diff --git a/arch/mips/ralink/mt7620.c b/arch/mips/ralink/mt7620.c
-index 62356a0..96422e5 100644
 --- a/arch/mips/ralink/mt7620.c
 +++ b/arch/mips/ralink/mt7620.c
 @@ -183,6 +183,7 @@ void __init ralink_clk_init(void)
@@ -20,6 +18,3 @@ index 62356a0..96422e5 100644
        ralink_clk_add("10000c00.uartlite", 40000000);
  }
  
--- 
-1.7.10.4
-