lots of code cleanup for ifxmips
[openwrt.git] / target / linux / ifxmips / files / include / asm-mips / ifxmips / ifxmips.h
1 /*
2  *   This program is free software; you can redistribute it and/or modify
3  *   it under the terms of the GNU General Public License as published by
4  *   the Free Software Foundation; either version 2 of the License, or
5  *   (at your option) any later version.
6  *
7  *   This program is distributed in the hope that it will be useful,
8  *   but WITHOUT ANY WARRANTY; without even the implied warranty of
9  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
10  *   GNU General Public License for more details.
11  *
12  *   You should have received a copy of the GNU General Public License
13  *   along with this program; if not, write to the Free Software
14  *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
15  *
16  *   Copyright (C) 2005 infineon
17  *   Copyright (C) 2007 John Crispin <blogic@openwrt.org> 
18  *
19  */
20 #ifndef _IFXMIPS_H__
21 #define _IFXMIPS_H__
22
23 #define ifxmips_r32(reg) __raw_readl(reg)
24 #define ifxmips_w32(val,reg) __raw_writel(val,reg)
25
26 /*------------ GENERAL */
27
28 #define BOARD_SYSTEM_TYPE               "IFXMIPS"
29
30 #define IOPORT_RESOURCE_START   0x10000000
31 #define IOPORT_RESOURCE_END             0xffffffff
32 #define IOMEM_RESOURCE_START    0x10000000
33 #define IOMEM_RESOURCE_END              0xffffffff
34
35 #define IFXMIPS_FLASH_START     0x10000000
36 #define IFXMIPS_FLASH_MAX       0x2000000
37
38
39 /*------------ ASC1 */
40
41 #define IFXMIPS_ASC1_BASE_ADDR  (KSEG1 + 0x1E100C00)
42
43 /* FIFO status register */
44 #define IFXMIPS_ASC1_FSTAT              ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0048))
45 #define ASCFSTAT_TXFFLMASK              0x3F00
46 #define ASCFSTAT_TXFFLOFF               8
47
48 /* ASC1 transmit buffer */
49 #define IFXMIPS_ASC1_TBUF               ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0020))
50
51 /* channel operating modes */
52 #define ASCOPT_CSIZE                    0x3
53 #define ASCOPT_CS7                              0x1
54 #define ASCOPT_CS8                              0x2
55 #define ASCOPT_PARENB                   0x4
56 #define ASCOPT_STOPB                    0x8
57 #define ASCOPT_PARODD                   0x0
58 #define ASCOPT_CREAD                    0x20
59
60 /* hardware modified control register */
61 #define IFXMIPS_ASC1_WHBSTATE   ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0018))
62
63 /* receive buffer register */
64 #define IFXMIPS_ASC1_RBUF               ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0024))
65
66 /* status register */
67 #define IFXMIPS_ASC1_STATE              ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0014))
68
69 /* interrupt control */
70 #define IFXMIPS_ASC1_IRNCR              ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x00F8))
71
72 #define ASC_IRNCR_TIR                   0x4
73 #define ASC_IRNCR_RIR                   0x2
74 #define ASC_IRNCR_EIR                   0x4
75
76 /* clock control */
77 #define IFXMIPS_ASC1_CLC                        ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0000))
78
79 #define IFXMIPS_ASC1_CLC_DISS   0x2
80
81 /* port input select register */
82 #define IFXMIPS_ASC1_PISEL              ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0004))
83
84 /* tx fifo */
85 #define IFXMIPS_ASC1_TXFCON             ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0044))
86
87 /* rx fifo */
88 #define IFXMIPS_ASC1_RXFCON             ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0040))
89
90 /* control */
91 #define IFXMIPS_ASC1_CON                ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0010))
92
93 /* timer reload */
94 #define IFXMIPS_ASC1_BG                 ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x0050))
95
96 /* int enable */
97 #define IFXMIPS_ASC1_IRNREN             ((u32*)(IFXMIPS_ASC1_BASE_ADDR + 0x00F4))
98
99 #define ASC_IRNREN_RX_BUF               0x8
100 #define ASC_IRNREN_TX_BUF               0x4
101 #define ASC_IRNREN_ERR                  0x2
102 #define ASC_IRNREN_TX                   0x1
103
104
105 /*------------ RCU */
106 #define IFXMIPS_RCU_BASE_ADDR   0xBF203000
107
108 /* reset request */
109 #define IFXMIPS_RCU_RST                 ((u32*)(IFXMIPS_RCU_BASE_ADDR + 0x0010))
110 #define IFXMIPS_RCU_RST_CPU1    (1 << 3)
111 #define IFXMIPS_RCU_RST_ALL             0x40000000
112
113 #define IFXMIPS_RCU_RST_REQ_DFE (1 << 7)
114 #define IFXMIPS_RCU_RST_REQ_AFE (1 << 11)
115 #define IFXMIPS_RCU_RST_REQ_ARC_JTAG    (1 << 20)
116
117 /*------------ MCD */
118
119 #define IFXMIPS_MCD_BASE_ADDR   (KSEG1 + 0x1F106000)
120
121 /* chip id */
122 #define IFXMIPS_MCD_CHIPID              ((u32*)(IFXMIPS_MCD_BASE_ADDR + 0x0028))
123
124
125 /*------------ GPTU */
126
127 #define IFXMIPS_GPTU_BASE_ADDR  0xB8000300
128
129 /* clock control register */
130 #define IFXMIPS_GPTU_GPT_CLC            ((u32*)(IFXMIPS_GPTU_BASE_ADDR + 0x0000))
131
132 /* captur reload register */
133 #define IFXMIPS_GPTU_GPT_CAPREL ((u32*)(IFXMIPS_GPTU_BASE_ADDR + 0x0030))
134
135 /* timer 6 control register */
136 #define IFXMIPS_GPTU_GPT_T6CON  ((u32*)(IFXMIPS_GPTU_BASE_ADDR + 0x0020))
137
138
139 /*------------ EBU */
140
141 #define IFXMIPS_EBU_BASE_ADDR   0xBE105300
142
143 /* bus configuration register */
144 #define IFXMIPS_EBU_BUSCON0             ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x0060))
145 #define IFXMIPS_EBU_PCC_CON             ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x0090))
146 #define IFXMIPS_EBU_PCC_IEN             ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x00A4))
147 #define IFXMIPS_EBU_PCC_ISTAT   ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x00A0))
148
149
150 /*------------ CGU */
151 #define IFXMIPS_CGU_BASE_ADDR           (KSEG1 + 0x1F103000)
152 #define IFXMIPS_CGU_PLL0_CFG            ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0004))
153 #define IFXMIPS_CGU_PLL1_CFG            ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0008))
154 #define IFXMIPS_CGU_PLL2_CFG            ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x000C))
155 #define IFXMIPS_CGU_SYS                         ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0010))
156 #define IFXMIPS_CGU_UPDATE                      ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0014))
157 #define IFXMIPS_CGU_IF_CLK                      ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0018))
158 #define IFXMIPS_CGU_OSC_CON                     ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x001C))
159 #define IFXMIPS_CGU_SMD                         ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0020))
160 #define IFXMIPS_CGU_CT1SR                       ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0028))
161 #define IFXMIPS_CGU_CT2SR                       ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x002C))
162 #define IFXMIPS_CGU_PCMCR                       ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0030))
163 #define IFXMIPS_CGU_PCI_CR                      ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0034))
164 #define IFXMIPS_CGU_PD_PC                       ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0038))
165 #define IFXMIPS_CGU_FMR                         ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x003C))
166
167 /* clock mux */
168 #define IFXMIPS_CGU_SYS                 ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0010))
169 #define IFXMIPS_CGU_IFCCR               ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0018))
170 #define IFXMIPS_CGU_PCICR               ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0034))
171
172 #define CLOCK_60M                               60000000
173 #define CLOCK_83M                               83333333
174 #define CLOCK_111M                              111111111
175 #define CLOCK_133M                              133333333
176 #define CLOCK_167M                              166666667
177 #define CLOCK_333M                              333333333
178
179
180 /*------------ CGU */
181
182 #define IFXMIPS_PMU_BASE_ADDR   (KSEG1 + 0x1F102000)
183
184 #define IFXMIPS_PMU_PWDCR               ((u32*)(IFXMIPS_PMU_BASE_ADDR + 0x001C))
185 #define IFXMIPS_PMU_PWDSR               ((u32*)(IFXMIPS_PMU_BASE_ADDR + 0x0020))
186
187
188 /*------------ ICU */
189
190 #define IFXMIPS_ICU_BASE_ADDR   0xBF880200
191
192
193 #define IFXMIPS_ICU_IM0_ISR             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0000))
194 #define IFXMIPS_ICU_IM0_IER             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0008))
195 #define IFXMIPS_ICU_IM0_IOSR    ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0010))
196 #define IFXMIPS_ICU_IM0_IRSR    ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0018))
197 #define IFXMIPS_ICU_IM0_IMR             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0020))
198
199 #define IFXMIPS_ICU_IM1_ISR             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0028))
200 #define IFXMIPS_ICU_IM5_IER             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x00D0))
201
202 #define IFXMIPS_ICU_OFFSET              (IFXMIPS_ICU_IM1_ISR - IFXMIPS_ICU_IM0_ISR)
203
204
205 /*------------ ETOP */
206
207 #define IFXMIPS_PPE32_BASE_ADDR 0xBE180000
208
209 #define ETHERNET_PACKET_DMA_BUFFER_SIZE         0x600
210
211 #define IFXMIPS_PPE32_MEM_MAP   ((u32*)(IFXMIPS_PPE32_BASE_ADDR + 0x10000))
212 #define IFXMIPS_PPE32_SRST              ((u32*)(IFXMIPS_PPE32_BASE_ADDR + 0x10080))
213
214 #define MII_MODE 1
215 #define REV_MII_MODE 2
216
217 /* mdio access */
218 #define IFXMIPS_PPE32_MDIO_ACC  ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1804))
219
220 #define MDIO_ACC_REQUEST                0x80000000
221 #define MDIO_ACC_READ                   0x40000000
222 #define MDIO_ACC_ADDR_MASK              0x1f
223 #define MDIO_ACC_ADDR_OFFSET    0x15
224 #define MDIO_ACC_REG_MASK               0xff
225 #define MDIO_ACC_REG_OFFSET             0x10
226 #define MDIO_ACC_VAL_MASK               0xffff
227
228 /* configuration */
229 #define IFXMIPS_PPE32_CFG               ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1808))
230
231 #define PPE32_MII_MASK                  0xfffffffc
232 #define PPE32_MII_NORMAL                0x8
233 #define PPE32_MII_REVERSE               0xe
234
235 /* packet length */
236 #define IFXMIPS_PPE32_IG_PLEN_CTRL      ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1820))
237
238 #define PPE32_PLEN_OVER                 0x5ee
239 #define PPE32_PLEN_UNDER                0x400000
240
241 /* enet */
242 #define IFXMIPS_PPE32_ENET_MAC_CFG      ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1840))
243
244 #define PPE32_CGEN                              0x800
245
246
247 /*------------ DMA */
248 #define IFXMIPS_DMA_BASE_ADDR   0xBE104100
249
250 #define IFXMIPS_DMA_CS                  ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x18))
251 #define IFXMIPS_DMA_CIE                 ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x2C))
252 #define IFXMIPS_DMA_IRNEN               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0xf4))
253 #define IFXMIPS_DMA_CCTRL               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x1C))
254 #define IFXMIPS_DMA_CIS                 ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x28))
255 #define IFXMIPS_DMA_CDLEN               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x24))
256 #define IFXMIPS_DMA_PS                  ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x40))
257 #define IFXMIPS_DMA_PCTRL               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x44))
258 #define IFXMIPS_DMA_CTRL                        ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x10))
259 #define IFXMIPS_DMA_CPOLL               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x14))
260 #define IFXMIPS_DMA_CDBA                        ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x20))
261
262
263 /*------------ PCI */
264 #define PCI_CR_PR_BASE_ADDR             (KSEG1 + 0x1E105400)
265
266 #define PCI_CR_FCI_ADDR_MAP0    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00C0))
267 #define PCI_CR_FCI_ADDR_MAP1    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00C4))
268 #define PCI_CR_FCI_ADDR_MAP2    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00C8))
269 #define PCI_CR_FCI_ADDR_MAP3    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00CC))
270 #define PCI_CR_FCI_ADDR_MAP4    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00D0))
271 #define PCI_CR_FCI_ADDR_MAP5    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00D4))
272 #define PCI_CR_FCI_ADDR_MAP6    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00D8))
273 #define PCI_CR_FCI_ADDR_MAP7    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00DC))
274 #define PCI_CR_CLK_CTRL                 ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0000))
275 #define PCI_CR_PCI_MOD                  ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0030))
276 #define PCI_CR_PC_ARB                   ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0080))
277 #define PCI_CR_FCI_ADDR_MAP11hg ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00E4))
278 #define PCI_CR_BAR11MASK                ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0044))
279 #define PCI_CR_BAR12MASK                ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0048))
280 #define PCI_CR_BAR13MASK                ((u32*)(PCI_CR_PR_BASE_ADDR + 0x004C))
281 #define PCI_CS_BASE_ADDR1               ((u32*)(PCI_CS_PR_BASE_ADDR + 0x0010))
282 #define PCI_CR_PCI_ADDR_MAP11   ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0064))
283 #define PCI_CR_FCI_BURST_LENGTH ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00E8))
284 #define PCI_CR_PCI_EOI                  ((u32*)(PCI_CR_PR_BASE_ADDR + 0x002C))
285
286 #define PCI_CS_PR_BASE_ADDR             (KSEG1 + 0x17000000)
287
288 #define PCI_CS_STS_CMD                  ((u32*)(PCI_CS_PR_BASE_ADDR + 0x0004))
289
290 #define PCI_MASTER0_REQ_MASK_2BITS      8
291 #define PCI_MASTER1_REQ_MASK_2BITS      10
292 #define PCI_MASTER2_REQ_MASK_2BITS      12
293 #define INTERNAL_ARB_ENABLE_BIT         0
294
295
296 /*------------ WDT */
297
298 #define IFXMIPS_WDT_BASE_ADDR   (KSEG1 + 0x1F880000)
299
300 #define IFXMIPS_BIU_WDT_CR              ((u32*)(IFXMIPS_WDT_BASE_ADDR + 0x03F0))
301 #define IFXMIPS_BIU_WDT_SR              ((u32*)(IFXMIPS_WDT_BASE_ADDR + 0x03F8))
302
303 #define IFXMIPS_BIU_WDT_CR_GEN                          (1 << 31)
304 #define IFXMIPS_BIU_WDT_CR_DSEN                         (1 << 30)
305 #define IFXMIPS_BIU_WDT_CR_LPEN                         (1 << 29)
306
307 #define IFXMIPS_BIU_WDT_CR_CLKDIV_GET(value) (((value) >> 24) & ((1 << 2) - 1))
308 #define IFXMIPS_BIU_WDT_CR_PWL_GET(value)       (((value) >> 26) & ((1 << 2) - 1))
309 #define IFXMIPS_BIU_WDT_CR_PWL_SET(value)       ((((1 << 2) - 1) & (value)) << 26)
310 #define IFXMIPS_BIU_WDT_CR_PW_SET(value)                (((( 1 << 8) - 1) & (value)) << 16)
311 #define IFXMIPS_BIU_WDT_CR_CLKDIV_SET(value)    (((( 1 << 2) - 1) & (value)) << 24)
312 #define IFXMIPS_BIU_WDT_CR_RELOAD_SET(value)    (((( 1 << 16) - 1) & (value)) << 0)
313
314
315 /*------------ LED */
316
317 #define IFXMIPS_LED_BASE_ADDR   (KSEG1 + 0x1E100BB0)
318 #define IFXMIPS_LED_CON0                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0000))
319 #define IFXMIPS_LED_CON1                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0004))
320 #define IFXMIPS_LED_CPU0                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0008))
321 #define IFXMIPS_LED_CPU1                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x000C))
322 #define IFXMIPS_LED_AR                  ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0010))
323
324 #define LED_CON0_SWU                    (1 << 31)
325 #define LED_CON0_AD1                    (1 << 25)
326 #define LED_CON0_AD0                    (1 << 24)
327
328 #define IFXMIPS_LED_2HZ          (0)
329 #define IFXMIPS_LED_4HZ          (1 << 23)
330 #define IFXMIPS_LED_8HZ          (2 << 23)
331 #define IFXMIPS_LED_10HZ         (3 << 23)
332 #define IFXMIPS_LED_MASK         (0xf << 23)
333
334 #define IFXMIPS_LED_UPD_SRC_FPI  (1 << 31)
335 #define IFXMIPS_LED_UPD_MASK     (3 << 30)
336 #define IFXMIPS_LED_ADSL_SRC            (3 << 24)
337
338 #define IFXMIPS_LED_GROUP0              (1 << 0)
339 #define IFXMIPS_LED_GROUP1              (1 << 1)
340 #define IFXMIPS_LED_GROUP2              (1 << 2)
341
342 #define IFXMIPS_LED_RISING              0
343 #define IFXMIPS_LED_FALLING             (1 << 26)
344 #define IFXMIPS_LED_EDGE_MASK   (1 << 26)
345
346
347 /*------------ GPIO */
348
349 #define IFXMIPS_GPIO_BASE_ADDR  (0xBE100B00)
350
351 #define IFXMIPS_GPIO_P0_OUT             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0010))
352 #define IFXMIPS_GPIO_P1_OUT             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0040))
353 #define IFXMIPS_GPIO_P0_IN              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0014))
354 #define IFXMIPS_GPIO_P1_IN              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0044))
355 #define IFXMIPS_GPIO_P0_DIR             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0018))
356 #define IFXMIPS_GPIO_P1_DIR             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0048))
357 #define IFXMIPS_GPIO_P0_ALTSEL0 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x001C))
358 #define IFXMIPS_GPIO_P1_ALTSEL0 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x004C))
359 #define IFXMIPS_GPIO_P0_ALTSEL1 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0020))
360 #define IFXMIPS_GPIO_P1_ALTSEL1 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0050))
361 #define IFXMIPS_GPIO_P0_OD              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0024))
362 #define IFXMIPS_GPIO_P1_OD              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0054))
363 #define IFXMIPS_GPIO_P0_STOFF   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0028))
364 #define IFXMIPS_GPIO_P1_STOFF   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0058))
365 #define IFXMIPS_GPIO_P0_PUDSEL  ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x002C))
366 #define IFXMIPS_GPIO_P1_PUDSEL  ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x005C))
367 #define IFXMIPS_GPIO_P0_PUDEN   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0030))
368 #define IFXMIPS_GPIO_P1_PUDEN   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0060))
369
370
371 /*------------ SSC */
372
373 #define IFXMIPS_SSC_BASE_ADDR   (KSEG1 + 0x1e100800)
374
375
376 #define IFXMIPS_SSC_CLC                 ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0000))
377 #define IFXMIPS_SSC_IRN                 ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x00F4))
378 #define IFXMIPS_SSC_SFCON               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0060))
379 #define IFXMIPS_SSC_WHBGPOSTAT  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0078))
380 #define IFXMIPS_SSC_STATE       ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0014))
381 #define IFXMIPS_SSC_WHBSTATE    ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0018))
382 #define IFXMIPS_SSC_FSTAT               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0038))
383 #define IFXMIPS_SSC_ID                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0008))
384 #define IFXMIPS_SSC_TB                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0020))
385 #define IFXMIPS_SSC_RXFCON              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0030))
386 #define IFXMIPS_SSC_TXFCON              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0034))
387 #define IFXMIPS_SSC_CON                 ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0010))
388 #define IFXMIPS_SSC_GPOSTAT             ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0074))
389 #define IFXMIPS_SSC_RB                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0024))
390 #define IFXMIPS_SSC_RXCNT               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0084))
391 #define IFXMIPS_SSC_GPOCON              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0070))
392 #define IFXMIPS_SSC_BR                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0040))
393 #define IFXMIPS_SSC_RXREQ               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0080))
394 #define IFXMIPS_SSC_SFSTAT              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0064))
395 #define IFXMIPS_SSC_RXCNT               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0084))
396
397
398 /*------------ MEI */
399
400 #define IFXMIPS_MEI_BASE_ADDR   (0xBE116000)
401
402 #define MEI_DATA_XFR                    ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0000))
403 #define MEI_VERSION                             ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0004))
404 #define MEI_ARC_GP_STAT                 ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0008))
405 #define MEI_DATA_XFR_STAT               ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x000C))
406 #define MEI_XFR_ADDR                    ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0010))
407 #define MEI_MAX_WAIT                    ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0014))
408 #define MEI_TO_ARC_INT                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0018))
409 #define ARC_TO_MEI_INT                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x001C))
410 #define ARC_TO_MEI_INT_MASK             ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0020))
411 #define MEI_DEBUG_WAD                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0024))
412 #define MEI_DEBUG_RAD                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0028))
413 #define MEI_DEBUG_DATA                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x002C))
414 #define MEI_DEBUG_DEC                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0030))
415 #define MEI_CONFIG                              ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0034))
416 #define MEI_RST_CONTROL                 ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0038))
417 #define MEI_DBG_MASTER                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x003C))
418 #define MEI_CLK_CONTROL                 ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0040))
419 #define MEI_BIST_CONTROL                ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0044))
420 #define MEI_BIST_STAT                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0048))
421 #define MEI_XDATA_BASE_SH               ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x004c))
422 #define MEI_XDATA_BASE                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0050))
423 #define MEI_XMEM_BAR_BASE               ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0054))
424 #define MEI_XMEM_BAR0                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0054))
425 #define MEI_XMEM_BAR1                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0058))
426 #define MEI_XMEM_BAR2                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x005C))
427 #define MEI_XMEM_BAR3                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0060))
428 #define MEI_XMEM_BAR4                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0064))
429 #define MEI_XMEM_BAR5                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0068))
430 #define MEI_XMEM_BAR6                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x006C))
431 #define MEI_XMEM_BAR7                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0070))
432 #define MEI_XMEM_BAR8                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0074))
433 #define MEI_XMEM_BAR9                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0078))
434 #define MEI_XMEM_BAR10                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x007C))
435 #define MEI_XMEM_BAR11                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0080))
436 #define MEI_XMEM_BAR12                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0084))
437 #define MEI_XMEM_BAR13                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0088))
438 #define MEI_XMEM_BAR14                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x008C))
439 #define MEI_XMEM_BAR15                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0090))
440 #define MEI_XMEM_BAR16                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0094))
441
442
443 /*------------ DEU */
444
445 #define IFXMIPS_DEU_BASE     (KSEG1 + 0x1E103100)
446 #define IFXMIPS_DEU_CLK                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0000))
447 #define IFXMIPS_DEU_ID                  ((u32 *)(IFXMIPS_DEU_BASE + 0x0008))
448
449 #define IFXMIPS_DES_CON                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0010))
450 #define IFXMIPS_DES_IHR                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0014))
451 #define IFXMIPS_DES_ILR                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0018))
452 #define IFXMIPS_DES_K1HR                ((u32 *)(IFXMIPS_DEU_BASE + 0x001C))
453 #define IFXMIPS_DES_K1LR                ((u32 *)(IFXMIPS_DEU_BASE + 0x0020))
454 #define IFXMIPS_DES_K3HR                ((u32 *)(IFXMIPS_DEU_BASE + 0x0024))
455 #define IFXMIPS_DES_K3LR                ((u32 *)(IFXMIPS_DEU_BASE + 0x0028))
456 #define IFXMIPS_DES_IVHR                ((u32 *)(IFXMIPS_DEU_BASE + 0x002C))
457 #define IFXMIPS_DES_IVLR                ((u32 *)(IFXMIPS_DEU_BASE + 0x0030))
458 #define IFXMIPS_DES_OHR                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0040))
459 #define IFXMIPS_DES_OLR                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0050))
460 #define IFXMIPS_AES_CON                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0050))
461 #define IFXMIPS_AES_ID3R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0054))
462 #define IFXMIPS_AES_ID2R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0058))
463 #define IFXMIPS_AES_ID1R                ((u32 *)(IFXMIPS_DEU_BASE + 0x005C))
464 #define IFXMIPS_AES_ID0R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0060))
465 #define IFXMIPS_AES_K7R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0064))
466 #define IFXMIPS_AES_K6R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0068))
467 #define IFXMIPS_AES_K5R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x006C))
468 #define IFXMIPS_AES_K4R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0070))
469 #define IFXMIPS_AES_K3R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0074))
470 #define IFXMIPS_AES_K2R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0078))
471 #define IFXMIPS_AES_K1R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x007C))
472 #define IFXMIPS_AES_K0R                 ((u32 *)(IFXMIPS_DEU_BASE + 0x0080))
473 #define IFXMIPS_AES_IV3R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0084))
474 #define IFXMIPS_AES_IV2R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0088))
475 #define IFXMIPS_AES_IV1R                ((u32 *)(IFXMIPS_DEU_BASE + 0x008C))
476 #define IFXMIPS_AES_IV0R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0090))
477 #define IFXMIPS_AES_0D3R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0094))
478 #define IFXMIPS_AES_0D2R                ((u32 *)(IFXMIPS_DEU_BASE + 0x0098))
479 #define IFXMIPS_AES_OD1R                ((u32 *)(IFXMIPS_DEU_BASE + 0x009C))
480 #define IFXMIPS_AES_OD0R                ((u32 *)(IFXMIPS_DEU_BASE + 0x00A0))
481
482 /*------------ FUSE */
483
484 #define IFXMIPS_FUSE_BASE_ADDR  (KSEG1 + 0x1F107354)
485
486
487 /*------------ MPS */
488
489 #define IFXMIPS_MPS_BASE_ADDR   (KSEG1 + 0x1F107000)
490 #define IFXMIPS_MPS_SRAM                ((u32*)(KSEG1 + 0x1F200000))
491
492 #define IFXMIPS_MPS_CHIPID              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0344))
493 #define IFXMIPS_MPS_VC0ENR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0000))
494 #define IFXMIPS_MPS_VC1ENR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0004))
495 #define IFXMIPS_MPS_VC2ENR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0008))
496 #define IFXMIPS_MPS_VC3ENR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x000C))
497 #define IFXMIPS_MPS_RVC0SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0010))
498 #define IFXMIPS_MPS_RVC1SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0014))
499 #define IFXMIPS_MPS_RVC2SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0018))
500 #define IFXMIPS_MPS_RVC3SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x001C))
501 #define IFXMIPS_MPS_SVC0SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0020))
502 #define IFXMIPS_MPS_SVC1SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0024))
503 #define IFXMIPS_MPS_SVC2SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0028))
504 #define IFXMIPS_MPS_SVC3SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x002C))
505 #define IFXMIPS_MPS_CVC0SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0030))
506 #define IFXMIPS_MPS_CVC1SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0034))
507 #define IFXMIPS_MPS_CVC2SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0038))
508 #define IFXMIPS_MPS_CVC3SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x003C))
509 #define IFXMIPS_MPS_RAD0SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0040))
510 #define IFXMIPS_MPS_RAD1SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0044))
511 #define IFXMIPS_MPS_SAD0SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0048))
512 #define IFXMIPS_MPS_SAD1SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x004C))
513 #define IFXMIPS_MPS_CAD0SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0050))
514 #define IFXMIPS_MPS_CAD1SR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0054))
515 #define IFXMIPS_MPS_AD0ENR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0058))
516 #define IFXMIPS_MPS_AD1ENR              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x005C))
517
518 #define IFXMIPS_MPS_CHIPID_VERSION_GET(value)    (((value) >> 28) & ((1 << 4) - 1))
519 #define IFXMIPS_MPS_CHIPID_VERSION_SET(value)   (((( 1 << 4) - 1) & (value)) << 28)
520 #define IFXMIPS_MPS_CHIPID_PARTNUM_GET(value)   (((value) >> 12) & ((1 << 16) - 1))
521 #define IFXMIPS_MPS_CHIPID_PARTNUM_SET(value)   (((( 1 << 16) - 1) & (value)) << 12)
522 #define IFXMIPS_MPS_CHIPID_MANID_GET(value)             (((value) >> 1) & ((1 << 10) - 1))
523 #define IFXMIPS_MPS_CHIPID_MANID_SET(value)             (((( 1 << 10) - 1) & (value)) << 1)
524
525 #endif