[ar71xx] ag71xx driver: reset DMA registers in hardware initialization
[openwrt.git] / target / linux / ar71xx / files / drivers / net / ag71xx / ag71xx_main.c
1 /*
2  *  Atheros AR71xx built-in ethernet mac driver
3  *
4  *  Copyright (C) 2008 Gabor Juhos <juhosg@openwrt.org>
5  *  Copyright (C) 2008 Imre Kaloz <kaloz@openwrt.org>
6  *
7  *  Based on Atheros' AG7100 driver
8  *
9  *  This program is free software; you can redistribute it and/or modify it
10  *  under the terms of the GNU General Public License version 2 as published
11  *  by the Free Software Foundation.
12  */
13
14 #include "ag71xx.h"
15
16 #define AG71XX_DEFAULT_MSG_ENABLE       \
17         ( NETIF_MSG_DRV                 \
18         | NETIF_MSG_PROBE               \
19         | NETIF_MSG_LINK                \
20         | NETIF_MSG_TIMER               \
21         | NETIF_MSG_IFDOWN              \
22         | NETIF_MSG_IFUP                \
23         | NETIF_MSG_RX_ERR              \
24         | NETIF_MSG_TX_ERR )
25
26 static int ag71xx_debug = -1;
27
28 module_param(ag71xx_debug, int, 0);
29 MODULE_PARM_DESC(ag71xx_debug, "Debug level (-1=defaults,0=none,...,16=all)");
30
31 static void ag71xx_dump_dma_regs(struct ag71xx *ag)
32 {
33         DBG("%s: dma_tx_ctrl=%08x, dma_tx_desc=%08x, dma_tx_status=%08x\n",
34                 ag->dev->name,
35                 ag71xx_rr(ag, AG71XX_REG_TX_CTRL),
36                 ag71xx_rr(ag, AG71XX_REG_TX_DESC),
37                 ag71xx_rr(ag, AG71XX_REG_TX_STATUS));
38
39         DBG("%s: dma_rx_ctrl=%08x, dma_rx_desc=%08x, dma_rx_status=%08x\n",
40                 ag->dev->name,
41                 ag71xx_rr(ag, AG71XX_REG_RX_CTRL),
42                 ag71xx_rr(ag, AG71XX_REG_RX_DESC),
43                 ag71xx_rr(ag, AG71XX_REG_RX_STATUS));
44 }
45
46 static void ag71xx_dump_regs(struct ag71xx *ag)
47 {
48         DBG("%s: mac_cfg1=%08x, mac_cfg2=%08x, ipg=%08x, hdx=%08x, mfl=%08x\n",
49                 ag->dev->name,
50                 ag71xx_rr(ag, AG71XX_REG_MAC_CFG1),
51                 ag71xx_rr(ag, AG71XX_REG_MAC_CFG2),
52                 ag71xx_rr(ag, AG71XX_REG_MAC_IPG),
53                 ag71xx_rr(ag, AG71XX_REG_MAC_HDX),
54                 ag71xx_rr(ag, AG71XX_REG_MAC_MFL));
55         DBG("%s: mac_ifctl=%08x, mac_addr1=%08x, mac_addr2=%08x\n",
56                 ag->dev->name,
57                 ag71xx_rr(ag, AG71XX_REG_MAC_IFCTL),
58                 ag71xx_rr(ag, AG71XX_REG_MAC_ADDR1),
59                 ag71xx_rr(ag, AG71XX_REG_MAC_ADDR2));
60         DBG("%s: fifo_cfg0=%08x, fifo_cfg1=%08x, fifo_cfg2=%08x\n",
61                 ag->dev->name,
62                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG0),
63                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG1),
64                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG2));
65         DBG("%s: fifo_cfg3=%08x, fifo_cfg4=%08x, fifo_cfg5=%08x\n",
66                 ag->dev->name,
67                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG3),
68                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG4),
69                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG5));
70 }
71
72 static void ag71xx_ring_free(struct ag71xx_ring *ring)
73 {
74         kfree(ring->buf);
75
76         if (ring->descs)
77                 dma_free_coherent(NULL, ring->size * sizeof(*ring->descs),
78                                   ring->descs, ring->descs_dma);
79 }
80
81 static int ag71xx_ring_alloc(struct ag71xx_ring *ring, unsigned int size)
82 {
83         int err;
84
85         ring->descs = dma_alloc_coherent(NULL, size * sizeof(*ring->descs),
86                                          &ring->descs_dma,
87                                          GFP_ATOMIC);
88         if (!ring->descs) {
89                 err = -ENOMEM;
90                 goto err;
91         }
92
93         ring->size = size;
94
95         ring->buf = kzalloc(size * sizeof(*ring->buf), GFP_KERNEL);
96         if (!ring->buf) {
97                 err = -ENOMEM;
98                 goto err;
99         }
100
101         return 0;
102
103  err:
104         return err;
105 }
106
107 static void ag71xx_ring_tx_clean(struct ag71xx *ag)
108 {
109         struct ag71xx_ring *ring = &ag->tx_ring;
110         struct net_device *dev = ag->dev;
111
112         while (ring->curr != ring->dirty) {
113                 u32 i = ring->dirty % AG71XX_TX_RING_SIZE;
114
115                 if (!ag71xx_desc_empty(&ring->descs[i])) {
116                         ring->descs[i].ctrl = 0;
117                         dev->stats.tx_errors++;
118                 }
119
120                 if (ring->buf[i].skb)
121                         dev_kfree_skb_any(ring->buf[i].skb);
122
123                 ring->buf[i].skb = NULL;
124
125                 ring->dirty++;
126         }
127
128         /* flush descriptors */
129         wmb();
130
131 }
132
133 static void ag71xx_ring_tx_init(struct ag71xx *ag)
134 {
135         struct ag71xx_ring *ring = &ag->tx_ring;
136         int i;
137
138         for (i = 0; i < AG71XX_TX_RING_SIZE; i++) {
139                 ring->descs[i].next = (u32) (ring->descs_dma +
140                         sizeof(*ring->descs) * ((i + 1) % AG71XX_TX_RING_SIZE));
141
142                 ring->descs[i].ctrl = DESC_EMPTY;
143                 ring->buf[i].skb = NULL;
144         }
145
146         /* flush descriptors */
147         wmb();
148
149         ring->curr = 0;
150         ring->dirty = 0;
151 }
152
153 static void ag71xx_ring_rx_clean(struct ag71xx *ag)
154 {
155         struct ag71xx_ring *ring = &ag->rx_ring;
156         int i;
157
158         if (!ring->buf)
159                 return;
160
161         for (i = 0; i < AG71XX_RX_RING_SIZE; i++)
162                 if (ring->buf[i].skb)
163                         kfree_skb(ring->buf[i].skb);
164
165 }
166
167 static int ag71xx_ring_rx_init(struct ag71xx *ag)
168 {
169         struct ag71xx_ring *ring = &ag->rx_ring;
170         unsigned int i;
171         int ret;
172
173         ret = 0;
174         for (i = 0; i < AG71XX_RX_RING_SIZE; i++)
175                 ring->descs[i].next = (u32) (ring->descs_dma +
176                         sizeof(*ring->descs) * ((i + 1) % AG71XX_RX_RING_SIZE));
177
178         for (i = 0; i < AG71XX_RX_RING_SIZE; i++) {
179                 struct sk_buff *skb;
180
181                 skb = dev_alloc_skb(AG71XX_RX_PKT_SIZE);
182                 if (!skb) {
183                         ret = -ENOMEM;
184                         break;
185                 }
186
187                 skb->dev = ag->dev;
188                 skb_reserve(skb, AG71XX_RX_PKT_RESERVE);
189
190                 ring->buf[i].skb = skb;
191                 ring->descs[i].data = virt_to_phys(skb->data);
192                 ring->descs[i].ctrl = DESC_EMPTY;
193         }
194
195         /* flush descriptors */
196         wmb();
197
198         ring->curr = 0;
199         ring->dirty = 0;
200
201         return ret;
202 }
203
204 static int ag71xx_ring_rx_refill(struct ag71xx *ag)
205 {
206         struct ag71xx_ring *ring = &ag->rx_ring;
207         unsigned int count;
208
209         count = 0;
210         for (; ring->curr - ring->dirty > 0; ring->dirty++) {
211                 unsigned int i;
212
213                 i = ring->dirty % AG71XX_RX_RING_SIZE;
214
215                 if (ring->buf[i].skb == NULL) {
216                         struct sk_buff *skb;
217
218                         skb = dev_alloc_skb(AG71XX_RX_PKT_SIZE);
219                         if (skb == NULL) {
220                                 printk(KERN_ERR "%s: no memory for skb\n",
221                                         ag->dev->name);
222                                 break;
223                         }
224
225                         skb_reserve(skb, AG71XX_RX_PKT_RESERVE);
226                         skb->dev = ag->dev;
227                         ring->buf[i].skb = skb;
228                         ring->descs[i].data = virt_to_phys(skb->data);
229                 }
230
231                 ring->descs[i].ctrl = DESC_EMPTY;
232                 count++;
233         }
234
235         /* flush descriptors */
236         wmb();
237
238         DBG("%s: %u rx descriptors refilled\n", ag->dev->name, count);
239
240         return count;
241 }
242
243 static int ag71xx_rings_init(struct ag71xx *ag)
244 {
245         int ret;
246
247         ret = ag71xx_ring_alloc(&ag->tx_ring, AG71XX_TX_RING_SIZE);
248         if (ret)
249                 return ret;
250
251         ag71xx_ring_tx_init(ag);
252
253         ret = ag71xx_ring_alloc(&ag->rx_ring, AG71XX_RX_RING_SIZE);
254         if (ret)
255                 return ret;
256
257         ret = ag71xx_ring_rx_init(ag);
258         return ret;
259 }
260
261 static void ag71xx_rings_cleanup(struct ag71xx *ag)
262 {
263         ag71xx_ring_rx_clean(ag);
264         ag71xx_ring_free(&ag->rx_ring);
265
266         ag71xx_ring_tx_clean(ag);
267         ag71xx_ring_free(&ag->tx_ring);
268 }
269
270 static void ag71xx_hw_set_macaddr(struct ag71xx *ag, unsigned char *mac)
271 {
272         u32 t;
273
274         t = (((u32) mac[0]) << 24) | (((u32) mac[1]) << 16)
275           | (((u32) mac[2]) << 8) | ((u32) mac[3]);
276
277         ag71xx_wr(ag, AG71XX_REG_MAC_ADDR1, t);
278
279         t = (((u32) mac[4]) << 24) | (((u32) mac[5]) << 16);
280         ag71xx_wr(ag, AG71XX_REG_MAC_ADDR2, t);
281 }
282
283 #define AR71XX_MAC_CFG1_INIT    (MAC_CFG1_RXE | MAC_CFG1_TXE | \
284                                  MAC_CFG1_SRX | MAC_CFG1_STX)
285 #define AR71XX_FIFO_CFG5_INIT   0x0007ffef
286
287 #define AR91XX_MAC_CFG1_INIT    (MAC_CFG1_RXE | MAC_CFG1_TXE | \
288                                  MAC_CFG1_SRX | MAC_CFG1_STX | \
289                                  MAC_CFG1_TFC | MAC_CFG1_RFC)
290 #define AR91XX_FIFO_CFG5_INIT   0x0007efef
291
292 #define FIFO_CFG0_INIT  (FIFO_CFG0_ALL << FIFO_CFG0_ENABLE_SHIFT)
293
294 static void ag71xx_dma_reset(struct ag71xx *ag)
295 {
296         int i;
297
298         ag71xx_dump_dma_regs(ag);
299
300         /* stop RX and TX */
301         ag71xx_wr(ag, AG71XX_REG_RX_CTRL, 0);
302         ag71xx_wr(ag, AG71XX_REG_TX_CTRL, 0);
303
304         /* clear descriptor addresses */
305         ag71xx_wr(ag, AG71XX_REG_TX_DESC, 0);
306         ag71xx_wr(ag, AG71XX_REG_RX_DESC, 0);
307
308         /* clear pending RX/TX interrupts */
309         for (i = 0; i < 256; i++) {
310                 ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_PR);
311                 ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_PS);
312         }
313
314         /* clear pending errors */
315         ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_BE | RX_STATUS_OF);
316         ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_BE | TX_STATUS_UR);
317
318         ag71xx_dump_dma_regs(ag);
319 }
320
321 static void ag71xx_hw_init(struct ag71xx *ag)
322 {
323         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
324
325         ag71xx_sb(ag, AG71XX_REG_MAC_CFG1, MAC_CFG1_SR);
326         udelay(20);
327
328         ar71xx_device_stop(pdata->reset_bit);
329         mdelay(100);
330         ar71xx_device_start(pdata->reset_bit);
331         mdelay(100);
332
333         /* setup MAC configuration registers */
334         ag71xx_wr(ag, AG71XX_REG_MAC_CFG1,
335                 pdata->is_ar91xx ? AR91XX_MAC_CFG1_INIT : AR71XX_MAC_CFG1_INIT);
336         ag71xx_sb(ag, AG71XX_REG_MAC_CFG2,
337                   MAC_CFG2_PAD_CRC_EN | MAC_CFG2_LEN_CHECK);
338
339         /* setup max frame length */
340         ag71xx_wr(ag, AG71XX_REG_MAC_MFL, AG71XX_TX_MTU_LEN);
341
342         /* setup MII interface type */
343         ag71xx_mii_ctrl_set_if(ag, pdata->mii_if);
344
345         /* setup FIFO configuration registers */
346         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG0, FIFO_CFG0_INIT);
347         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG1, 0x0fff0000);
348         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG2, 0x00001fff);
349         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG4, 0x0000ffff);
350         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG5,
351                         pdata->is_ar91xx ? AR91XX_FIFO_CFG5_INIT
352                                          : AR71XX_FIFO_CFG5_INIT);
353
354         ag71xx_dma_reset(ag);
355 }
356
357 static void ag71xx_hw_start(struct ag71xx *ag)
358 {
359         /* start RX engine */
360         ag71xx_wr(ag, AG71XX_REG_RX_CTRL, RX_CTRL_RXE);
361
362         /* enable interrupts */
363         ag71xx_wr(ag, AG71XX_REG_INT_ENABLE, AG71XX_INT_INIT);
364 }
365
366 static void ag71xx_hw_stop(struct ag71xx *ag)
367 {
368         /* disable all interrupts */
369         ag71xx_wr(ag, AG71XX_REG_INT_ENABLE, 0);
370
371         ag71xx_dma_reset(ag);
372 }
373
374 static int ag71xx_open(struct net_device *dev)
375 {
376         struct ag71xx *ag = netdev_priv(dev);
377         int ret;
378
379         ret = ag71xx_rings_init(ag);
380         if (ret)
381                 goto err;
382
383         napi_enable(&ag->napi);
384
385         netif_carrier_off(dev);
386         ag71xx_phy_start(ag);
387
388         ag71xx_wr(ag, AG71XX_REG_TX_DESC, ag->tx_ring.descs_dma);
389         ag71xx_wr(ag, AG71XX_REG_RX_DESC, ag->rx_ring.descs_dma);
390
391         ag71xx_hw_set_macaddr(ag, dev->dev_addr);
392
393         ag71xx_hw_start(ag);
394
395         netif_start_queue(dev);
396
397         return 0;
398
399  err:
400         ag71xx_rings_cleanup(ag);
401         return ret;
402 }
403
404 static int ag71xx_stop(struct net_device *dev)
405 {
406         struct ag71xx *ag = netdev_priv(dev);
407         unsigned long flags;
408
409         spin_lock_irqsave(&ag->lock, flags);
410
411         netif_stop_queue(dev);
412
413         ag71xx_hw_stop(ag);
414
415         netif_carrier_off(dev);
416         ag71xx_phy_stop(ag);
417
418         napi_disable(&ag->napi);
419
420         spin_unlock_irqrestore(&ag->lock, flags);
421
422         ag71xx_rings_cleanup(ag);
423
424         return 0;
425 }
426
427 static int ag71xx_hard_start_xmit(struct sk_buff *skb, struct net_device *dev)
428 {
429         struct ag71xx *ag = netdev_priv(dev);
430         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
431         struct ag71xx_ring *ring = &ag->tx_ring;
432         struct ag71xx_desc *desc;
433         unsigned long flags;
434         int i;
435
436         i = ring->curr % AG71XX_TX_RING_SIZE;
437         desc = &ring->descs[i];
438
439         spin_lock_irqsave(&ag->lock, flags);
440         pdata->ddr_flush();
441         spin_unlock_irqrestore(&ag->lock, flags);
442
443         if (!ag71xx_desc_empty(desc))
444                 goto err_drop;
445
446         if (skb->len <= 0) {
447                 DBG("%s: packet len is too small\n", ag->dev->name);
448                 goto err_drop;
449         }
450
451         dma_cache_wback_inv((unsigned long)skb->data, skb->len);
452
453         ring->buf[i].skb = skb;
454
455         /* setup descriptor fields */
456         desc->data = virt_to_phys(skb->data);
457         desc->ctrl = (skb->len & DESC_PKTLEN_M);
458
459         /* flush descriptor */
460         wmb();
461
462         ring->curr++;
463         if (ring->curr == (ring->dirty + AG71XX_TX_THRES_STOP)) {
464                 DBG("%s: tx queue full\n", ag->dev->name);
465                 netif_stop_queue(dev);
466         }
467
468         DBG("%s: packet injected into TX queue\n", ag->dev->name);
469
470         /* enable TX engine */
471         ag71xx_wr(ag, AG71XX_REG_TX_CTRL, TX_CTRL_TXE);
472
473         dev->trans_start = jiffies;
474
475         return 0;
476
477  err_drop:
478         dev->stats.tx_dropped++;
479
480         dev_kfree_skb(skb);
481         return 0;
482 }
483
484 static int ag71xx_do_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
485 {
486         struct mii_ioctl_data *data = (struct mii_ioctl_data *) &ifr->ifr_data;
487         struct ag71xx *ag = netdev_priv(dev);
488         int ret;
489
490         switch (cmd) {
491         case SIOCETHTOOL:
492                 if (ag->phy_dev == NULL)
493                         break;
494
495                 spin_lock_irq(&ag->lock);
496                 ret = phy_ethtool_ioctl(ag->phy_dev, (void *) ifr->ifr_data);
497                 spin_unlock_irq(&ag->lock);
498                 return ret;
499
500         case SIOCSIFHWADDR:
501                 if (copy_from_user
502                         (dev->dev_addr, ifr->ifr_data, sizeof(dev->dev_addr)))
503                         return -EFAULT;
504                 return 0;
505
506         case SIOCGIFHWADDR:
507                 if (copy_to_user
508                         (ifr->ifr_data, dev->dev_addr, sizeof(dev->dev_addr)))
509                         return -EFAULT;
510                 return 0;
511
512         case SIOCGMIIPHY:
513         case SIOCGMIIREG:
514         case SIOCSMIIREG:
515                 if (ag->phy_dev == NULL)
516                         break;
517
518                 return phy_mii_ioctl(ag->phy_dev, data, cmd);
519
520         default:
521                 break;
522         }
523
524         return -EOPNOTSUPP;
525 }
526
527 static void ag71xx_tx_packets(struct ag71xx *ag)
528 {
529         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
530         struct ag71xx_ring *ring = &ag->tx_ring;
531         unsigned int sent;
532
533         DBG("%s: processing TX ring\n", ag->dev->name);
534
535 #ifdef AG71XX_NAPI_TX
536         pdata->ddr_flush();
537 #endif
538
539         sent = 0;
540         while (ring->dirty != ring->curr) {
541                 unsigned int i = ring->dirty % AG71XX_TX_RING_SIZE;
542                 struct ag71xx_desc *desc = &ring->descs[i];
543                 struct sk_buff *skb = ring->buf[i].skb;
544
545                 if (!ag71xx_desc_empty(desc))
546                         break;
547
548                 ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_PS);
549
550                 ag->dev->stats.tx_bytes += skb->len;
551                 ag->dev->stats.tx_packets++;
552
553                 dev_kfree_skb_any(skb);
554                 ring->buf[i].skb = NULL;
555
556                 ring->dirty++;
557                 sent++;
558         }
559
560         DBG("%s: %d packets sent out\n", ag->dev->name, sent);
561
562         if ((ring->curr - ring->dirty) < AG71XX_TX_THRES_WAKEUP)
563                 netif_wake_queue(ag->dev);
564
565 }
566
567 static int ag71xx_rx_packets(struct ag71xx *ag, int limit)
568 {
569         struct net_device *dev = ag->dev;
570         struct ag71xx_ring *ring = &ag->rx_ring;
571 #ifndef AG71XX_NAPI_TX
572         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
573         unsigned long flags;
574 #endif
575         int done = 0;
576
577 #ifndef AG71XX_NAPI_TX
578         spin_lock_irqsave(&ag->lock, flags);
579         pdata->ddr_flush();
580         spin_unlock_irqrestore(&ag->lock, flags);
581 #endif
582
583         DBG("%s: rx packets, limit=%d, curr=%u, dirty=%u\n",
584                         dev->name, limit, ring->curr, ring->dirty);
585
586         while (done < limit) {
587                 unsigned int i = ring->curr % AG71XX_RX_RING_SIZE;
588                 struct ag71xx_desc *desc = &ring->descs[i];
589                 struct sk_buff *skb;
590                 int pktlen;
591
592                 if (ag71xx_desc_empty(desc))
593                         break;
594
595                 if ((ring->dirty + AG71XX_RX_RING_SIZE) == ring->curr) {
596                         ag71xx_assert(0);
597                         break;
598                 }
599
600                 skb = ring->buf[i].skb;
601                 pktlen = ag71xx_desc_pktlen(desc);
602                 pktlen -= ETH_FCS_LEN;
603
604                 /* TODO: move it into the refill function */
605                 dma_cache_wback_inv((unsigned long)skb->data, pktlen);
606                 skb_put(skb, pktlen);
607
608                 skb->dev = dev;
609                 skb->protocol = eth_type_trans(skb, dev);
610                 skb->ip_summed = CHECKSUM_UNNECESSARY;
611
612                 netif_receive_skb(skb);
613
614                 dev->last_rx = jiffies;
615                 dev->stats.rx_packets++;
616                 dev->stats.rx_bytes += pktlen;
617
618                 ring->buf[i].skb = NULL;
619                 done++;
620
621                 ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_PR);
622
623                 ring->curr++;
624                 if ((ring->curr - ring->dirty) > (AG71XX_RX_RING_SIZE / 4))
625                         ag71xx_ring_rx_refill(ag);
626         }
627
628         ag71xx_ring_rx_refill(ag);
629
630         DBG("%s: rx finish, curr=%u, dirty=%u, done=%d\n",
631                 dev->name, ring->curr, ring->dirty, done);
632
633         return done;
634 }
635
636 static int ag71xx_poll(struct napi_struct *napi, int limit)
637 {
638         struct ag71xx *ag = container_of(napi, struct ag71xx, napi);
639 #ifdef AG71XX_NAPI_TX
640         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
641 #endif
642         struct net_device *dev = ag->dev;
643         unsigned long flags;
644         u32 status;
645         int done;
646
647 #ifdef AG71XX_NAPI_TX
648         pdata->ddr_flush();
649         ag71xx_tx_packets(ag);
650 #endif
651
652         DBG("%s: processing RX ring\n", dev->name);
653         done = ag71xx_rx_packets(ag, limit);
654
655         /* TODO: add OOM handler */
656
657         status = ag71xx_rr(ag, AG71XX_REG_INT_STATUS);
658         status &= AG71XX_INT_POLL;
659
660         if ((done < limit) && (!status)) {
661                 DBG("%s: disable polling mode, done=%d, status=%x\n",
662                         dev->name, done, status);
663
664                 netif_rx_complete(dev, napi);
665
666                 /* enable interrupts */
667                 spin_lock_irqsave(&ag->lock, flags);
668                 ag71xx_int_enable(ag, AG71XX_INT_POLL);
669                 spin_unlock_irqrestore(&ag->lock, flags);
670                 return 0;
671         }
672
673         if (status & AG71XX_INT_RX_OF) {
674                 if (netif_msg_rx_err(ag))
675                         printk(KERN_ALERT "%s: rx owerflow, restarting dma\n",
676                                 dev->name);
677
678                 /* ack interrupt */
679                 ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_OF);
680                 /* restart RX */
681                 ag71xx_wr(ag, AG71XX_REG_RX_CTRL, RX_CTRL_RXE);
682         }
683
684         DBG("%s: stay in polling mode, done=%d, status=%x\n",
685                         dev->name, done, status);
686         return 1;
687 }
688
689 static irqreturn_t ag71xx_interrupt(int irq, void *dev_id)
690 {
691         struct net_device *dev = dev_id;
692         struct ag71xx *ag = netdev_priv(dev);
693         u32 status;
694
695         status = ag71xx_rr(ag, AG71XX_REG_INT_STATUS);
696         status &= ag71xx_rr(ag, AG71XX_REG_INT_ENABLE);
697
698         if (unlikely(!status))
699                 return IRQ_NONE;
700
701         if (unlikely(status & AG71XX_INT_ERR)) {
702                 if (status & AG71XX_INT_TX_BE) {
703                         ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_BE);
704                         dev_err(&dev->dev, "TX BUS error\n");
705                 }
706                 if (status & AG71XX_INT_RX_BE) {
707                         ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_BE);
708                         dev_err(&dev->dev, "RX BUS error\n");
709                 }
710         }
711
712 #if 0
713         if (unlikely(status & AG71XX_INT_TX_UR)) {
714                 ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_UR);
715                 DBG("%s: TX underrun\n", dev->name);
716         }
717 #endif
718
719 #ifndef AG71XX_NAPI_TX
720         if (likely(status & AG71XX_INT_TX_PS))
721                 ag71xx_tx_packets(ag);
722 #endif
723
724         if (likely(status & AG71XX_INT_POLL)) {
725                 ag71xx_int_disable(ag, AG71XX_INT_POLL);
726                 DBG("%s: enable polling mode\n", dev->name);
727                 netif_rx_schedule(dev, &ag->napi);
728         }
729
730         return IRQ_HANDLED;
731 }
732
733 static void ag71xx_set_multicast_list(struct net_device *dev)
734 {
735         /* TODO */
736 }
737
738 static int __init ag71xx_probe(struct platform_device *pdev)
739 {
740         struct net_device *dev;
741         struct resource *res;
742         struct ag71xx *ag;
743         struct ag71xx_platform_data *pdata;
744         int err;
745
746         pdata = pdev->dev.platform_data;
747         if (!pdata) {
748                 dev_err(&pdev->dev, "no platform data specified\n");
749                 err = -ENXIO;
750                 goto err_out;
751         }
752
753         dev = alloc_etherdev(sizeof(*ag));
754         if (!dev) {
755                 dev_err(&pdev->dev, "alloc_etherdev failed\n");
756                 err = -ENOMEM;
757                 goto err_out;
758         }
759
760         SET_NETDEV_DEV(dev, &pdev->dev);
761
762         ag = netdev_priv(dev);
763         ag->pdev = pdev;
764         ag->dev = dev;
765         ag->mii_bus = &ag71xx_mdio_bus->mii_bus;
766         ag->msg_enable = netif_msg_init(ag71xx_debug,
767                                         AG71XX_DEFAULT_MSG_ENABLE);
768         spin_lock_init(&ag->lock);
769
770         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "mac_base");
771         if (!res) {
772                 dev_err(&pdev->dev, "no mac_base resource found\n");
773                 err = -ENXIO;
774                 goto err_out;
775         }
776
777         ag->mac_base = ioremap_nocache(res->start, res->end - res->start + 1);
778         if (!ag->mac_base) {
779                 dev_err(&pdev->dev, "unable to ioremap mac_base\n");
780                 err = -ENOMEM;
781                 goto err_free_dev;
782         }
783
784         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "mac_base2");
785         if (!res) {
786                 dev_err(&pdev->dev, "no mac_base2 resource found\n");
787                 err = -ENXIO;
788                 goto err_unmap_base1;
789         }
790
791         ag->mac_base2 = ioremap_nocache(res->start, res->end - res->start + 1);
792         if (!ag->mac_base) {
793                 dev_err(&pdev->dev, "unable to ioremap mac_base2\n");
794                 err = -ENOMEM;
795                 goto err_unmap_base1;
796         }
797
798         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "mii_ctrl");
799         if (!res) {
800                 dev_err(&pdev->dev, "no mii_ctrl resource found\n");
801                 err = -ENXIO;
802                 goto err_unmap_base2;
803         }
804
805         ag->mii_ctrl = ioremap_nocache(res->start, res->end - res->start + 1);
806         if (!ag->mii_ctrl) {
807                 dev_err(&pdev->dev, "unable to ioremap mii_ctrl\n");
808                 err = -ENOMEM;
809                 goto err_unmap_base2;
810         }
811
812         dev->irq = platform_get_irq(pdev, 0);
813         err = request_irq(dev->irq, ag71xx_interrupt,
814                           IRQF_DISABLED | IRQF_SAMPLE_RANDOM,
815                           dev->name, dev);
816         if (err) {
817                 dev_err(&pdev->dev, "unable to request IRQ %d\n", dev->irq);
818                 goto err_unmap_mii_ctrl;
819         }
820
821         dev->base_addr = (unsigned long)ag->mac_base;
822         dev->open = ag71xx_open;
823         dev->stop = ag71xx_stop;
824         dev->hard_start_xmit = ag71xx_hard_start_xmit;
825         dev->set_multicast_list = ag71xx_set_multicast_list;
826         dev->do_ioctl = ag71xx_do_ioctl;
827         dev->ethtool_ops = &ag71xx_ethtool_ops;
828
829         netif_napi_add(dev, &ag->napi, ag71xx_poll, AG71XX_NAPI_WEIGHT);
830
831         if (is_valid_ether_addr(pdata->mac_addr))
832                 memcpy(dev->dev_addr, pdata->mac_addr, ETH_ALEN);
833         else {
834                 dev->dev_addr[0] = 0xde;
835                 dev->dev_addr[1] = 0xad;
836                 get_random_bytes(&dev->dev_addr[2], 3);
837                 dev->dev_addr[5] = pdev->id & 0xff;
838         }
839
840         err = register_netdev(dev);
841         if (err) {
842                 dev_err(&pdev->dev, "unable to register net device\n");
843                 goto err_free_irq;
844         }
845
846         printk(KERN_INFO "%s: Atheros AG71xx at 0x%08lx, irq %d\n",
847                dev->name, dev->base_addr, dev->irq);
848
849         ag71xx_dump_regs(ag);
850
851         ag71xx_hw_init(ag);
852
853         ag71xx_dump_regs(ag);
854
855         /* Reset the mdio bus explicitly */
856         if (ag->mii_bus) {
857                 mutex_lock(&ag->mii_bus->mdio_lock);
858                 ag->mii_bus->reset(ag->mii_bus);
859                 mutex_unlock(&ag->mii_bus->mdio_lock);
860         }
861
862         err = ag71xx_phy_connect(ag);
863         if (err)
864                 goto err_unregister_netdev;
865
866         platform_set_drvdata(pdev, dev);
867
868         return 0;
869
870  err_unregister_netdev:
871         unregister_netdev(dev);
872  err_free_irq:
873         free_irq(dev->irq, dev);
874  err_unmap_mii_ctrl:
875         iounmap(ag->mii_ctrl);
876  err_unmap_base2:
877         iounmap(ag->mac_base2);
878  err_unmap_base1:
879         iounmap(ag->mac_base);
880  err_free_dev:
881         kfree(dev);
882  err_out:
883         platform_set_drvdata(pdev, NULL);
884         return err;
885 }
886
887 static int __exit ag71xx_remove(struct platform_device *pdev)
888 {
889         struct net_device *dev = platform_get_drvdata(pdev);
890
891         if (dev) {
892                 struct ag71xx *ag = netdev_priv(dev);
893
894                 ag71xx_phy_disconnect(ag);
895                 unregister_netdev(dev);
896                 free_irq(dev->irq, dev);
897                 iounmap(ag->mii_ctrl);
898                 iounmap(ag->mac_base2);
899                 iounmap(ag->mac_base);
900                 kfree(dev);
901                 platform_set_drvdata(pdev, NULL);
902         }
903
904         return 0;
905 }
906
907 static struct platform_driver ag71xx_driver = {
908         .probe          = ag71xx_probe,
909         .remove         = __exit_p(ag71xx_remove),
910         .driver = {
911                 .name   = AG71XX_DRV_NAME,
912         }
913 };
914
915 static int __init ag71xx_module_init(void)
916 {
917         int ret;
918
919         ret = ag71xx_mdio_driver_init();
920         if (ret)
921                 goto err_out;
922
923         ret = platform_driver_register(&ag71xx_driver);
924         if (ret)
925                 goto err_mdio_exit;
926
927         return 0;
928
929  err_mdio_exit:
930         ag71xx_mdio_driver_exit();
931  err_out:
932         return ret;
933 }
934
935 static void __exit ag71xx_module_exit(void)
936 {
937         platform_driver_unregister(&ag71xx_driver);
938         ag71xx_mdio_driver_exit();
939 }
940
941 module_init(ag71xx_module_init);
942 module_exit(ag71xx_module_exit);
943
944 MODULE_VERSION(AG71XX_DRV_VERSION);
945 MODULE_AUTHOR("Gabor Juhos <juhosg@openwrt.org>");
946 MODULE_AUTHOR("Imre Kaloz <kaloz@openwrt.org>");
947 MODULE_LICENSE("GPL v2");
948 MODULE_ALIAS("platform:" AG71XX_DRV_NAME);